首页 > 期刊 > 自然科学与工程技术 > 信息科技 > 电子信息科学综合 > 计算机与数字工程 > 容偏差灵敏放大器研究与实现 【正文】

容偏差灵敏放大器研究与实现

张立; 姚荣; 方华 上海高性能集成电路设计中心; 上海201204
  • 灵敏放大器
  • 差分电压
  • 数据cache

摘要:随着数据Cache容量不断的增大,制造工艺不断的进步,存储单元尺寸不断的缩小,位线不断的变长,数据的访存时间也将随之不断地变长。为了提高数据Cache的访存速度,就必须在数据传输的关键路径上减小其延迟时间,一种比较实用的措施就是在位线与其输出单元间设置灵敏放大器(Sense Amplifier,SA),以此降低位线电压的波动,进而达到加快数据Cache访存速度的目的,因此灵敏放大器是数据Cache的关键部件之一,它在整个数据Cache电路的功能、性能和可靠性方面起着不可忽视的作用。论文论述了新工艺下一款容偏差灵敏放大器的研究与实现,并对该结构进行了同类比较和可靠性分析。该结构采用全定制设计,最高频率可达到2.5GHz,单独工作自身差分电压达到20mv。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

投稿咨询 免费咨询 杂志订阅

我们提供的服务

服务流程: 确定期刊 支付定金 完成服务 支付尾款 在线咨询